你的位置:首頁 > 電源管理 > 正文

在MOS管G級和升壓芯片之間添加電阻有什么意圖?

發(fā)布時間:2015-11-09 責任編輯:echolady

【導讀】電路中電阻的使用方法有很多資料,但是要想滿足設計者在設計電路中遇到的各種問題還是不夠針對性。本文就由小編為你總結一下在升壓芯片和MOS管G級之間添加電阻的用意以及電阻在升壓芯片電路中的位置有什么說法。

在本例中,小編帶領大家來分析在某些電路中如果想要pwm波正常,為什么需要在mos管G級與DC-DC升壓芯片之間要加個電阻。

在MOS管G級和升壓芯片之間添加電阻有什么意圖?
圖1

很多電路在驅(qū)動mos管時候,都會在柵極上串一個很小的電阻,從幾歐姆到十幾歐姆不等。網(wǎng)絡上的資料對這種做法解釋不一,有的說是限制電流、保證開關速度,有的說是驅(qū)動互補mos管時防止直通,眾說紛紜,那么真相究竟是怎樣的呢?

簡單來說,MOSFET的閘極有雜散電容有引線電感走線電感輸入阻抗又高Q值大容易諧振。因此加個電阻或磁珠降低Q值讓它不容易振蕩,電阻有額定功率,當超過其額定功率時,電阻就會燒毀。之所以要求額定功率值是因為給MOS管柵極電容充電時,充電電流可能會很大,如果電阻額定功率不夠,同樣可能被燒掉。

另一方面,電阻的這種現(xiàn)象也與EMI的設計有所關聯(lián)。減緩驅(qū)動波形上升速度,假設驅(qū)動方波上升時間為t,則方波頻域上高頻時轉折頻率為1/(pai*t),t越小則高頻成分越高。加上一個小電阻,可以減小Cgs的充電速度,減小驅(qū)動波形的上升速度。減小dv/dt為改變控制脈沖的前后沿陡度和防止震蕩,減小集電極的電壓尖峰,應在柵極串上合適的電阻Rg。當Rg增大時,導通時間延長,損耗發(fā)熱加劇。Rg減小時,di/dt增高,可能產(chǎn)生誤導通,使器件損壞。應根據(jù)管子的電流容量和電壓額定值以及開關頻率來選取Rg的數(shù)值。通常在幾歐至幾十歐之間(在具體應用中,還應根據(jù)實際情況予以適當調(diào)整)。另外為防止門極開路或門極損壞時主電路加電損壞器件,建議在柵射間加入一電阻Rge,阻值為10kΩ左右。

相關閱讀:

詳解電源設計中MOS管發(fā)熱的原因
技術圖解:MOS管與簡單CMOS邏輯門電路工作原理
自制基于MOS管的免繞制逆變電源

要采購開關么,點這里了解一下價格!
特別推薦
技術文章更多>>
技術白皮書下載更多>>
熱門搜索
?

關閉

?

關閉