完全揭秘:FinFET晶體管如何大動(dòng)作影響動(dòng)態(tài)功耗?
發(fā)布時(shí)間:2015-07-06 責(zé)任編輯:sherry
【導(dǎo)讀】FinFET晶體管與平面器件相比,它們可以提供更低的功耗、更高的性能和更小的面積。這使得FinFET對智能手機(jī)、平板電腦及要求長電池壽命和高性能的其他產(chǎn)品來說極具吸引力。那這是不是就說明他是完美的呢?答案是否定的。
現(xiàn)在主要的代工廠都在生產(chǎn)FinFET晶體管,這些FinFET以創(chuàng)紀(jì)錄的速度實(shí)現(xiàn)了從設(shè)計(jì)到現(xiàn)貨產(chǎn)品的轉(zhuǎn)變。FinFET的發(fā)展普及一直都比較穩(wěn)定,因?yàn)榕c平面器件相比,它們可以提供更低的功耗、更高的性能和更小的面積。這使得FinFET對智能手機(jī)、平板電腦及要求長電池壽命和高性能的其他產(chǎn)品來說極具吸引力。
當(dāng)Intel首次在22nm節(jié)點(diǎn)使用FinFET時(shí),他們聲稱與bulk、PDSOI或FDSOI相比,F(xiàn)inFET在相同的總功耗條件下性能高出37%,或者在相同速度條件下功耗低50%。這些數(shù)據(jù)非常有吸引力,而且在向14nm及更小工藝節(jié)點(diǎn)發(fā)展時(shí)還有進(jìn)一步改進(jìn)的空間。
圖1. FinFET的性能,功耗和面積優(yōu)勢
在使用功耗方面,控制功率泄漏對于平面器件,特別是在較小的節(jié)點(diǎn)來說,已然成為了一項(xiàng)艱巨挑戰(zhàn)。通過抬升溝道,包裹溝道四周的柵極,F(xiàn)inFET可以創(chuàng)建一種完全耗盡型溝道,從而克服平面晶體管的漏電流問題。FinFET所具有的更好的溝道控制能力可以用來實(shí)現(xiàn)更低的閾值和供電電壓。
雖然漏電流在FinFET中是受控的,但動(dòng)態(tài)功耗占總功耗的很大部分。與平面晶體管相比,F(xiàn)inFET具有更大的引腳電容,因而會導(dǎo)致更高的動(dòng)態(tài)功耗值。據(jù)CaviumNetworks描述,“與28nm工藝相比,F(xiàn)inFET的每微米柵極電容提高了66%,與130nm平面節(jié)點(diǎn)的水平相當(dāng)。”平面器件和FinFET器件的柵極電容值比較如圖所示。
圖2:與平面工藝相比之下的FinFET柵極電容。
那么這對設(shè)計(jì)工程師來說意味著什么呢?從實(shí)現(xiàn)角度看又會對設(shè)計(jì)流程造成怎樣的改變?動(dòng)態(tài)功耗(也稱為開關(guān)功耗)在優(yōu)化過程中應(yīng)成為一個(gè)代價(jià)函數(shù),必須在流程的所有階段加以充分考慮。
FinFET增加了物理設(shè)計(jì)流程的復(fù)雜性。更嚴(yán)格的設(shè)計(jì)規(guī)則和FinFET工藝要求(比如具有電壓閾值意識的間距設(shè)計(jì)、植入層規(guī)則等),都將對綜合、布局、底層規(guī)劃和優(yōu)化引擎施加約束,從而直接影響設(shè)計(jì)的指標(biāo)。同時(shí)由于FinFET是在16nm/14nm工藝實(shí)現(xiàn),多重圖案技術(shù)將自動(dòng)成為使用FinFET的任何設(shè)計(jì)的一部分,這又增加了另一層的復(fù)雜性。
針對FinFET的設(shè)計(jì)自動(dòng)化技術(shù)需要具有FinFET意識,以降低開關(guān)功耗,并提供具有功耗意識的RTL綜合、活動(dòng)驅(qū)動(dòng)型布局和優(yōu)化、時(shí)鐘樹綜合(CTS)功耗降低以及并行優(yōu)化動(dòng)態(tài)與泄漏等功能。功耗優(yōu)化需要從設(shè)計(jì)流程的早期開始,架構(gòu)選擇需要具有功耗友好特性,以便確保設(shè)計(jì)在實(shí)現(xiàn)時(shí)具有最低的功耗。
數(shù)字實(shí)現(xiàn)過程是從RTL綜合開始的。由于FinFET被應(yīng)用于最新、最大的設(shè)計(jì),RTL綜合引擎必須擁有在合理運(yùn)行時(shí)間處理1億個(gè)以上門電路的能力。當(dāng)然,它還必須提供高質(zhì)量的結(jié)果,這可以在考慮芯片的所有因素后在全芯片級執(zhí)行RTL綜合來實(shí)現(xiàn)。執(zhí)行多個(gè)具有不同設(shè)計(jì)約束條件的綜合任務(wù)來探索不同設(shè)計(jì)方案也是很有用的。能夠觀察設(shè)計(jì)指標(biāo)如何相互影響有助于在滿足功耗、性能和面積指標(biāo)要求方面做出聰明的折中方案。
為了滿足功耗目標(biāo),實(shí)現(xiàn)流程需要從綜合開始并貫穿整個(gè)物理設(shè)計(jì)流程,采取一系列的降功耗策略。最常見的策略包括多閾值庫、時(shí)鐘選通、多角落/多模式(MCMM)功耗優(yōu)化、引腳交換、寄存器集中、重映射和功率密度驅(qū)動(dòng)型布局。RTL級功耗分析對于分析和修復(fù)設(shè)計(jì)流程早期出現(xiàn)的功耗問題來說非常重要。
在RTL和版圖之間交叉檢測的能力也有助于在設(shè)計(jì)流程早期識別和調(diào)試問題,并最大限度地減小最后一刻才發(fā)現(xiàn)問題的概率。
在先進(jìn)節(jié)點(diǎn)使用FinFET的設(shè)計(jì)實(shí)現(xiàn)工具必須在與各家代工廠的緊密合作下得到增強(qiáng)和更新。在代工廠、EDA公司和雙方客戶之間要開展大量的工程技術(shù)合作,以便芯片設(shè)計(jì)人員能夠充分發(fā)揮每種新工藝節(jié)點(diǎn)的優(yōu)勢。
特別推薦
- 儲能系統(tǒng):如何輕松安全地管理電池包
- 貿(mào)澤與Qorvo攜手推出全新電子書探索智能家居的聯(lián)網(wǎng)需求和所需的技術(shù)
- 貿(mào)澤電子、Silicon Labs和Arduino聯(lián)手贊助2024 Matter挑戰(zhàn)賽比賽現(xiàn)已開放報(bào)名
- Nexperia優(yōu)化齊納二極管產(chǎn)品組合,以解決過沖和噪聲現(xiàn)象
- 大聯(lián)大友尚集團(tuán)推出基于炬芯科技產(chǎn)品的藍(lán)牙音箱方案
- 德承強(qiáng)固型嵌入式工控機(jī) 搶攻Edge AI應(yīng)用市場
- Qorvo? 率先推出面向 DOCSIS 4.0 的 24V 功率倍增器
技術(shù)文章更多>>
- 中國家電、消費(fèi)電子、智能終端制造業(yè)供應(yīng)鏈展覽會
- CAEE2025家電與消費(fèi)電子制造業(yè)供應(yīng)鏈展覽會移師深圳國際會展中心(寶安新館)
- Spectrum儀器推出能夠進(jìn)行快速切換的多音DDS信號發(fā)生器
- ESIS 2024第三屆來自電子半導(dǎo)體行業(yè)專正式啟動(dòng)!
- 貿(mào)澤電子開售Arduino新款解決方案
技術(shù)白皮書下載更多>>
- 車規(guī)與基于V2X的車輛協(xié)同主動(dòng)避撞技術(shù)展望
- 數(shù)字隔離助力新能源汽車安全隔離的新挑戰(zhàn)
- 汽車模塊拋負(fù)載的解決方案
- 車用連接器的安全創(chuàng)新應(yīng)用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門搜索
時(shí)間繼電器
時(shí)鐘IC
世強(qiáng)電訊
示波器
視頻IC
視頻監(jiān)控
收發(fā)器
手機(jī)開發(fā)
受話器
數(shù)字家庭
數(shù)字家庭
數(shù)字鎖相環(huán)
雙向可控硅
水泥電阻
絲印設(shè)備
伺服電機(jī)
速度傳感器
鎖相環(huán)
胎壓監(jiān)測
太陽能
太陽能電池
泰科源
鉭電容
碳膜電位器
碳膜電阻
陶瓷電容
陶瓷電容
陶瓷濾波器
陶瓷諧振器
陶瓷振蕩器